火星科技网您的位置:首页 >科创 >

Si532xx器件输出驱动器采用硅实验室的推挽式HCSL技术

导读 硅实验室推出了一系列新的低功耗PCI Express (PCIe) Gen1 2 3 4时钟缓冲器,可以在1 5 V和1 8 V应用中提供超低抖动时钟分配。Silicon

硅实验室推出了一系列新的低功耗PCI Express (PCIe) Gen1/2/3/4时钟缓冲器,可以在1.5 V和1.8 V应用中提供超低抖动时钟分配。Silicon Labs的新型Si532xx PCIe时钟缓冲器具有40 fs RMS(典型值)的额外抖动性能,可提供超过90%的严格PCIe Gen 3和Gen 4抖动规格,从而简化时钟分配并降低产品开发风险。

越来越多的数据中心硬件设计,包括网络接口卡(NIC)、PCIe总线扩展器和高性能计算(HPC)加速器,正在使用低功耗1.5 V或1.8 V电源,以最大限度地降低整体功耗。

Si532xx缓冲器采用1.5 V至1.8 V单电源供电,最多可提供12路时钟输出,非常适合在低功耗设计中提供低抖动PCIe时钟分配。Si532xx时钟支持PCIe通用时钟、独立参考无扩展(SRNS)和独立参考独立扩展(SRIS)架构,因此可用于多种应用。

Si532xx器件的输出驱动器利用了Silicon Labs的推挽式HCSL技术,从而消除了使用恒流输出驱动器技术的传统PCIe缓冲器所需的外部端接电阻。内部电源滤波可以防止电源噪声降低时钟抖动性能,因此竞争解决方案无需分立低压差调节器。Si532xx系列支持85欧姆和100欧姆阻抗选项。

“我们利用硅实验室在高性能时钟设计方面的专业知识来降低PCIe时钟分配应用中的抖动和功耗,”硅实验室定时产品高级营销总监詹姆士威尔森说我们的新Si532xx系列证明,Silicon Labs致力于帮助整合和简化数据中心、工业、通信和消费电子设计中的高速时钟树设计。"

由于时钟抖动是所有PCIe应用的关键设计参数,硅实验室提供了PCIe Gen 1/2/3/4软件,可以简化PCIe抖动的测量。开发者可以下载这个简单易用的工具。

定价和供应

Si532xx PCIe时钟缓冲器的样片和量产现在提供多种输出选项。Si53212、Si53208和Si53204时钟提供十二路、八路和四路PCIe时钟输出。样品将在两周内发货,生产数量将在四周内到位。10,000个单位的价格范围从4输出设备的1.40美元( 1.14美元)到12输出时钟的2.17美元( 1.76美元)不等。

硅实验室的新Si53204-EVB开发套件定价为175美元(142.08欧元),可以提供快速简单的PCIe缓冲评估。

标签:

郑重声明:本文版权归原作者所有,转载文章仅为传播更多信息之目的,如有侵权行为,请第一时间联系我们修改或删除,多谢。